一、填空题:
1.时序逻辑电路的特点是:输出不仅取决于当时 的状态还与电路 的状态有关。
2.欲使JK触发器实现Qn1Qn的功能,则输入端J应接 ,K应接 。 3.JK触发器具有 、 、 和 的功能。 4.D触发器具有 和 的功能。
5.TTL型触发器正常工作时,异步置位端应接 ,异步复位端应接 。
6.构成一个六进制计数器最少要采用 触发器,这时构成的电路有 个无效状态。
7.移位寄存器可分为右移移位寄存器、 移位寄存器和 移位寄存器。
8.正常工作过程中的74LS161,当LD由1变为0时,74LS161工作在 状态;Cr的作用是使74LS161处于 状态。
9.施密特触发器主要用于脉冲波形的 和 。
10.四位移位寄存器构成环行计数器时,有效状态共有 个;若构成扭环计数器时,其有效状态是 个。
11.触发器的逻辑功能通常可用真值表、 、 和 四种方法描述。
二、判断题: 1.仅具有保持和翻转功能的触发器是RS触发器。 ( ) 2.使用3个触发器构成的计数器最多有6个有效状态。 ( ) 3.时序逻辑电路各个变量之间的逻辑关系一般可由三个表达式描述。 ( ) 4.同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。 ( ) 5.利用一个74LS90可以构成一个十二进制的计数器。 ( ) 6.一个计数器在任意初始状态下如果都能进入到有效循环状态时,称其能自启动。( )
7.用移位寄存器可以构成8421BCD码计数器。 ( )
8.555电路的输出只能出现两个状态稳定的逻辑电平之一。 ( ) 9.施密特触发器采用的是电平触发方式,不是脉冲触发方式。 ( ) 10.施密特触发器在输入信号为0时,其状态可以是0,也可以是1。 ( ) 三、选择题:
1.描述时序逻辑电路功能的两个重要方程式是( )。 A、 状态方程和输出方程 B、状态方程和驱动方程 C、 驱动方程和特性方程 D、驱动方程和输出方程
2.由与非门组成的RS触发器不允许输入的变量组合SR为( )。 A、00 B、 01 C、 10 D、 11
3.用多个74LS90芯片构成的计数器是( )计数器。 A、同步 B、异步 C、同步计数器或者异步 4.用多个74LS161芯片构成的计数器是( )计数器。 A、同步 B、异步 C、 同步计数器或者异步 5.555定时器的TH端电平小于2UDD /3,TR端电平大于UDD /3时,定时器的输出状态是( )。
A、 0态; B、1态; C、原态。
6. 四位移位寄存器构成扭环形计数器是( )计数器。 A、四进制; B、八进制; C、十六进制。 7. 双稳态触发器的类型有( )
A、基本RS触发器; B、同步RS触发器; C、主从式触发器; D、前三种都有。
8. 存在空翻问题的触发器是( )
A、D触发器; B、同步RS触发器; C、主从JK触发器。 9. 将正弦波变为同频率的矩形波应选用( )
A、移位寄存器; B、施密特触发器; C、单稳态电路。 10.改变555定时电路的电压控制端(管脚5)CO的电压值,可改变( ) A、555定时电路的高、低输出电平; B、开关放电管的开关电平;
C、高输入端、低输入端的电平值; D、置“0”端R的电平值。 四、分析、设计:
1.写出图10-42逻辑图中各电路的状态方程。
A CP 1D C1 (a)
Q
CP 1D C1 (b) 1J CP C1 1K (e) 图10.42
Q
CP 1D C1 (c)
Q
CP 1J C1 1K (f)
Q Q
1 CP 1J C1 1K (d)
Q
2.根据表10-14所示状态转换表画出状态图和有效循环的波形图。
表10-14 状态转换表
Q2n Q1n Q0 nQ2n+1 Q1n+1 Q0n+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 3.分析图10-43所示74LS90芯片连接图,画出输出端的波形。
输入计数
CPA
脉冲N CPA QA QD CND QB QC
7 4 L S 9 0
· CPB RO1 RO2 VCC S91 S92
+5V 图10-43
4.试用74LS161采用反馈预置法构成十进制计数器。(要求:有效循环状态为0110、0111、1000、„„1110、1111、0110。)
因篇幅问题不能全部显示,请点此查看更多更全内容