0第5章
触发器
5.1 RS触发器
自测演习
1. 或非门构成的根本RS触发器的输入S=1.R=0,当输入S变成0时,触发器的输出将会( ).
(a)置位 (b)复位 (c)不变 2.与非门构成的根本RS触发器的输入S=1,R=1,当输入S变成0时,触发器输出将会( ).
(a)保持 (b)复位 (c)置位
3.或非门构成的根本RS触发器的输入S=1,R=1时,其输出状况为( ).
(a)Q=0,Q=1 (b)Q=1,Q=0
(c)Q=1,Q=1 (d)Q=0,Q=0 (e)状况不肯定
4.与非门构成的根本RS触发器的输入S=0,R=0时,其输出状况为( ).
(a)Q=0,Q=1 (b)Q=1,Q=0
(c)Q=1,Q=1 (d)Q=0,Q=0 (e)状况不肯定
5.根本RS触发器74LS279的输入旌旗灯号是( )有用.
(a) 低电平 (b) 高电平 6.触发器引入时钟脉冲的目标是( ).
(a)转变输出状况
(b)转变输出状况的时刻受时钟脉冲的掌握.
7.与非门构成的根本RS触发器的束缚前提是( ). (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1
8.钟控RS触发器的束缚前提是( ). (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1
9.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是( ).
(a)或 (b)与 (c)与非 (d)异或 10.触发器的输出状况是指( ).
(a) Q (b) Q
答案:1.c 2.c 3.d 4.c 5.A 6.b 7.b 8.c 9.b
10.a
5.2 D触发器
自测演习
1.要使电平触发D触发器置1,必须使D=( ).CP=( ). 2.要使边沿触发D触发器直接置1,只要使SD=( ).RD=( )即可.
3.对于电平触发的D触发器或D锁存器,( )情形下Q输出老是等于D输入.
4.对于边沿触发的D触发器,下面( )是准确的.
(a)输出状况的转变产生在时钟脉冲的边沿 (b)要进入的状况取决于D输入 (c)输出追随每一个时钟脉冲的输入 (d)(a)(b)和(c) 5.“空翻”是指( ).
(a)在脉冲旌旗灯号CP=1时,输出的状况随输入旌旗灯号的多次翻转
(b)输出的状况取决于输入旌旗灯号
(c)输出的状况取决于时钟和掌握输入旌旗灯号 (d)老是使输出转变状况
6.对于74LS74,D输入端的数据在时钟脉冲的( )(上升,降低 )边沿被传输到( )(Q, Q).
7.要用边沿触发的D触发器构成一个二分频电路,将频率为100Hz的脉冲旌旗灯号转换为50Hz的脉冲旌旗灯号,其电路衔接情势为( ).
答案:1.1,1 2.0,1 3.CP=1
4.a 5.a 1D 6.上升,Q
C1 7. 5.3 JK触发器
自测演习
1.主从JK触发器是在( )采样,在( )输出.
2.JK触发器在( )时可以直接置1,在( ) 时可以直接清0.
3.JK触发器处于翻转时输入旌旗灯号的前提是( ) (a) J=0,K=0 (b)J=0,K=1 (c) J=1,K=0 (d)J=1,K=1
4.J=K=1时,边沿JK触发器的时钟输入频率为120Hz.Q输出为( ).
(a) 保持为高电平 (b)保持为低电平 (c) 频率为60Hz波形 (d)频率为240Hz波形
5.JK触发器在CP感化下,要使Q=Q,则输入旌旗灯号必为( ).
(a) J=K=0 (b)J= Q,K=0 (c) J= Q,K= Q (d)J=0,K=1
6.下列触发器中,没有束缚前提的是( ). (a) 根本RS触发器 (b)主从JK触发器 (c) 钟控RS触发器 (d)边沿D触发器 7.JK触发器的四种同步工作模式分离为( ).
8.某JK触发器工作时,输出状况始终保持为1,则可能的原因有( ).
(a)无时钟脉冲输入 (b)异步置1端始终有用 (c)J=K=0 (d)J=1,K=0
9.集成JK触发器74LS76内含( )个触发器,( )(有,没有)异步清0端和异步置1端.时钟脉冲为( )(上升沿,降低沿)触发.
10.题10图中,已知时钟脉冲CP和输入旌旗灯号J.K的波形,则边沿JK触发器的输出波形( )(准确,错误).
n
n
n
n+1n
答
案
CP
1 J
:10 .0 1
上
1 1 升K 2.Sd=0.Rd=1,Sd=1.Rd=0
0
沿 0
,降低沿
3.Q d 4.c 5.a 6.b,d
题10图 边沿JK触发器的波形图
7.保持,置1,置0,翻转 8.b,d
9.2,有,降低沿 10.准确
5.4 不合类型触发器的互相转换
自测演习
1.为实现D触发器转换成T触发器,题1图所示的虚线框内应是( ).
(a)与非门 (b)异或门 (c)同或门 (d)或非门
2.JK触发器构成T触发器的逻辑电路为( ). 3.JK触发器构成T'触发器的逻辑电路为( ).
答案:1.c
2. 3. 习题解答
1K T CP 1D Q
C1 题1图
Q
T 1J 1
1J 1K 5-1 由与非门构成的根本RS触发器和输入端S.R旌旗灯号如S 习题5.1图所示,画出输出端Q.Q 的波形.
Q
Q习题 5.1图
R
5-2 由或非门构成的触发器和输入端旌旗灯号如习题5.2图Q
& & 所示,请写出触发器输出Q的特点方程.设触发器的初始状况为1,
S Q R
画出输出端Q的波形.
A Q 解:先将B.CBC旌旗灯号,再将BC作为或非Q 进行与运算得到B 门的一个输入端对应于RS 触发器的功效表,即可得到输出Q的波形 ≥1 ≥1 5-3 钟控的RS触发器如习题5.3图所示,设触发器的初始状C B C A 画出输出端况为0,Q的波形.
Q
Q
1S C1 1R 解:钟控RS触发器的输出Q应当在CP=1时,依据输入端R.SBC CPQ S 习题 5.3图 习题 5.2图 R S CP R 的旌旗灯号转变状况的.Q
5-4 边沿D触发器如习题5.4图所示,肯定相干于时钟的Q输出,并剖析其特别功效.设触发器的初始状况为0.
1D Q
CP Q
解:依据习题5.4图可得D触发器的特点方程 Qn1DQ,CP
C1 是以在CP上升沿到来时,Q输出端的状况随Q变更,故有如图波形,可见输出端Q的波形为输入脉冲CP的二分频旌旗灯号.
5-5 已知边沿D触发器输入端的波形如习题5.5图所示,假设为上升沿触发,画出输出端Q的波形.若为降低沿触发,输出端Q的波形若何?设初始状况为0.
习题 5.4图
解:上升沿触发时,Q输出波形为(a),降低沿触发时,Q输出波形为(b).
5-6 已知D触发器各输入端的波形如习题5.6图所示,试画
习题 5.5图
CP
D (a) (b
出Q和Q端的波形.
Q Q 解:先将D1.D2进行与运算得到D1D2旌旗灯号,再将D1D2作为DCP
Rd 触发器的D1D C1 1 输入端,对应于D1 D2
Rd
D触发器的功效表,即可得到输出Q的
D1D2 CP
D 1D2
Q
波形
5-7 已知逻辑电路和输入旌旗灯号如习题5.7图所示,画出各触发器输出端Q1.Q2的波形.设触发器的初始状况均为0.
1D Rd CP1 Q1 解:习题 5CP2 .7图中两个D均为上升沿触发,输入旌旗灯号D C1 C1 Rd CP2
1D Q2 CP1
始终为1,且两个D触发器的RQd端为高电平有用.因为初始状况均D1 D2 1 为0,故当CP1到来时,Q1起首由0变成1,使得Q由1变成0,当CP2
1Q2
习题 5.7图
到来时,Q2也由0变成1,而此时的Q2=1又使得Q1由1变成0并使D2触发器Q2直接置0,故Q2的输出始终被钳制为0.其波形见习题 5.7图中.
5-8 已知JK旌旗灯号如习题5.8图中所示,分离画出主从JK触发器和边沿(降低沿)JK触发器的输出端Q的波形.设触发器的初始状况为0.
CP 解:主从JKJ 触发器的波形按只能动作一次的特色画出的. K 5-9 边沿JK触发器电路和输入端旌旗灯号如习题5.9图所 示,画出输出端QQ 的波形. (主从)
(边沿)Q CP S 习题J1 5.8图 J2 1J Sd & J3 CP C1 K1 & K2 1K Rd K3 R 习题 5.11图 S 集成JK触发器的电路图如习题5.11图所示.画出输出 5-10 R J1 Q 端QB的波形.设两触发器的初始状况均为0.
CP J2 J3 QA QB K1 K2 K3 1J 1K Q 解:依据波形图可知,QA输出的波形为CP的二分频旌旗灯号,QB输出的波形为CP的四分频旌旗灯号
5.11 试用D触发器和恰当的门电路构成JK触发器和T触发器.解:见正文.
因篇幅问题不能全部显示,请点此查看更多更全内容